論文の概要: Mapping Quantum Circuits to Ions in Storage Ring Quantum Computer
Architectures
- arxiv url: http://arxiv.org/abs/2108.02661v2
- Date: Sun, 22 May 2022 17:41:28 GMT
- ステータス: 処理完了
- システム内更新日: 2023-03-19 07:15:06.232866
- Title: Mapping Quantum Circuits to Ions in Storage Ring Quantum Computer
Architectures
- Title(参考訳): ストレージリング量子コンピュータアーキテクチャにおける量子回路とイオンのマッピング
- Authors: Thomas Robertazzi and Kevin Brown
- Abstract要約: 記憶リング量子コンピュータにおいて、量子回路をイオン状態で表される量子ビットにマッピングする。
このような量子ビットを記憶リング量子コンピュータにマッピングするためのシリアル、並列、ハイブリッドアーキテクチャについて述べる。
- 参考スコア(独自算出の注目度): 0.0
- License: http://creativecommons.org/licenses/by/4.0/
- Abstract: The mapping of quantum circuits to qubits represented by ion states in a
storage ring quantum computer is examined. Serial, parallel and hybrid
architectures for mapping such qubits onto a storage ring quantum computer are
presented. Parallelism is an important part of the SRQC architecture in terms
of multiple ions, windows and lasers. A "predecessor problem" that arises in
such architectures is identified and a solution is proposed. Representative
numerical sizing and timing calculations are presented. The entire methodology
is very general and extends to several implementation options. Open problems
are identified.
- Abstract(参考訳): 記憶リング量子コンピュータにおいて、量子回路をイオン状態で表される量子ビットにマッピングする。
このような量子ビットを記憶リング量子コンピュータにマッピングするためのシリアル、並列、ハイブリッドアーキテクチャを示す。
並列性は複数のイオン、窓、レーザーの観点からsrqcアーキテクチャの重要な部分である。
このようなアーキテクチャで生じる「先行問題」を同定し,その解決法を提案する。
代表的な数値サイズとタイミング計算を示す。
方法論全体が非常に一般的で、いくつかの実装オプションに拡張されている。
オープンな問題が特定される。
関連論文リスト
- Parallel Quantum Computing Simulations via Quantum Accelerator Platform Virtualization [44.99833362998488]
本稿では,量子回路実行の並列化モデルを提案する。
このモデルはバックエンドに依存しない機能を利用することができ、任意のターゲットバックエンド上で並列量子回路の実行を可能にする。
論文 参考訳(メタデータ) (2024-06-05T17:16:07Z) - Shuttling for Scalable Trapped-Ion Quantum Computers [2.8956730787977083]
トラップイオン量子コンピュータの効率的なシャットリングスケジュールを提案する。
提案手法は、最小限の時間ステップでシャットリングスケジュールを生成する。
提案されたアプローチの実装は、オープンソースのミュンヘン量子ツールキットの一部として公開されている。
論文 参考訳(メタデータ) (2024-02-21T19:00:04Z) - Quantum process tomography of continuous-variable gates using coherent
states [49.299443295581064]
ボソニックモード超伝導回路におけるコヒーレント状態量子プロセストモグラフィ(csQPT)の使用を実証する。
符号化量子ビット上の変位とSNAP演算を用いて構築した論理量子ゲートを特徴付けることにより,本手法の結果を示す。
論文 参考訳(メタデータ) (2023-03-02T18:08:08Z) - On Optimal Subarchitectures for Quantum Circuit Mapping [3.610459670994051]
あるデバイスに量子回路をコンパイルする1つのステップは、量子回路マッピングである。
量子回路マッピングにおける探索空間は量子ビットの数で増加するので、できるだけ少ない物理量子ビットを考えることが望ましい。
量子回路の最適マッピング解を失うことなく物理キュービットを除去できないような最小サイズのサブアーキテクチャを決定することは、非常に難しい問題である。
論文 参考訳(メタデータ) (2022-10-17T18:00:02Z) - Backend compiler phases for trapped-ion quantum computers [0.0]
本稿では,QCCDアーキテクチャ上での量子回路実行に必要なバックエンドコンパイラの位相について述べる。
組立命令を生成する際に発生する最適化問題を解くための戦略を提供する。
我々はQVLS-Q1チップアーキテクチャのためにこれらの戦略を実装しテストする。
論文 参考訳(メタデータ) (2022-06-01T14:56:16Z) - A quantum processor based on coherent transport of entangled atom arrays [44.62475518267084]
量子プロセッサは動的で非局所的な接続を持ち、絡み合った量子ビットは高い並列性でコヒーレントに輸送されることを示す。
このアーキテクチャを用いて,クラスタ状態や7キュービットのSteane符号状態などの絡み合ったグラフ状態のプログラム生成を実現する。
論文 参考訳(メタデータ) (2021-12-07T19:00:00Z) - An Algebraic Quantum Circuit Compression Algorithm for Hamiltonian
Simulation [55.41644538483948]
現在の世代のノイズの多い中間スケール量子コンピュータ(NISQ)は、チップサイズとエラー率に大きく制限されている。
我々は、自由フェルミオンとして知られる特定のスピンハミルトニアンをシミュレーションするために、量子回路を効率よく圧縮するために局所化回路変換を導出する。
提案した数値回路圧縮アルゴリズムは、後方安定に動作し、$mathcalO(103)$スピンを超える回路合成を可能にするスピンの数で3次スケールする。
論文 参考訳(メタデータ) (2021-08-06T19:38:03Z) - Scalable and High-Fidelity Quantum Random Access Memory in Spin-Photon
Networks [6.540771405203322]
量子ランダムアクセスメモリ(qRAM)は、量子情報処理におけるスピードアップを可能にする重要な演算ユニットであると考えられている。
本稿では, ソリッドステートメモリと統合されたフォトニック集積回路(PIC)アーキテクチャを, qRAMを構築するための実行可能なプラットフォームとして提案する。
また、量子テレポーテーションに基づく代替スキームを提案し、それを量子ネットワークのコンテキストに拡張する。
論文 参考訳(メタデータ) (2021-03-13T05:39:03Z) - Quantum walk processes in quantum devices [55.41644538483948]
グラフ上の量子ウォークを量子回路として表現する方法を研究する。
提案手法は,量子ウォークアルゴリズムを量子コンピュータ上で効率的に実装する方法である。
論文 参考訳(メタデータ) (2020-12-28T18:04:16Z) - QUANTIFY: A framework for resource analysis and design verification of
quantum circuits [69.43216268165402]
QUINTIFYは、量子回路の定量的解析のためのオープンソースのフレームワークである。
Google Cirqをベースにしており、Clifford+T回路を念頭に開発されている。
ベンチマークのため、QUINTIFYは量子メモリと量子演算回路を含む。
論文 参考訳(メタデータ) (2020-07-21T15:36:25Z) - Demonstration of the trapped-ion quantum-CCD computer architecture [0.0]
本稿では,QCCDアーキテクチャに必要なすべての要素を,プログラム可能なトラップイオン量子コンピュータに統合することについて報告する。
4と6の量子ビット回路を用いて、プロセッサのシステムレベルの性能は、テレポートされたCNOTゲートの忠実さによって与えられる。
我々の研究は、これらの量子ビットを中心に構築されたQCCDアーキテクチャが高性能な量子コンピュータを提供することを示している。
論文 参考訳(メタデータ) (2020-03-03T01:57:20Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。