論文の概要: ISO/IEC-Compliant Match-on-Card Face Verification with Short Binary Templates
- arxiv url: http://arxiv.org/abs/2510.16078v1
- Date: Fri, 17 Oct 2025 11:42:56 GMT
- ステータス: 翻訳完了
- システム内更新日: 2025-10-25 00:56:38.834972
- Title: ISO/IEC-Compliant Match-on-Card Face Verification with Short Binary Templates
- Title(参考訳): 短いバイナリテンプレートによるISO/IEC-Compliant Match-on-Card Faceの検証
- Authors: Abdelilah Ganmati, Karim Afdel, Lahcen Koutti,
- Abstract要約: そこで本研究では,PCA-ITQにより64/128ビットのテンプレートをオフカードで生成する顔認証システムを提案する。
- 参考スコア(独自算出の注目度): 4.345882429229813
- License: http://creativecommons.org/licenses/by/4.0/
- Abstract: We present a practical match-on-card design for face verification in which compact 64/128-bit templates are produced off-card by PCA-ITQ and compared on-card via constant-time Hamming distance. We specify ISO/IEC 7816-4 and 14443-4 command APDUs with fixed-length payloads and decision-only status words (no score leakage), together with a minimal per-identity EEPROM map. Using real binary codes from a CelebA working set (55 identities, 412 images), we (i) derive operating thresholds from ROC/DET, (ii) replay enroll->verify transactions at those thresholds, and (iii) bound end-to-end time by pure link latency plus a small constant on-card budget. Even at the slowest contact rate (9.6 kbps), total verification time is 43.9 ms (64 b) and 52.3 ms (128 b); at 38.4 kbps both are <14 ms. At FAR = 1%, both code lengths reach TPR = 0.836, while 128 b lowers EER relative to 64 b. An optional +6 B helper (targeted symbol-level parity over empirically unstable bits) is latency-negligible. Overall, short binary templates, fixed-payload decision-only APDUs, and constant-time matching satisfy ISO/IEC transport constraints with wide timing margin and align with ISO/IEC 24745 privacy goals. Limitations: single-dataset evaluation and design-level (pre-hardware) timing; we outline AgeDB/CFP-FP and on-card microbenchmarks as next steps.
- Abstract(参考訳): そこで本研究では,PCA-ITQにより64/128ビットのテンプレートをオフカードで生成し,一定時間ハミング距離でオンカードと比較する。
我々は,ISO/IEC 7816-4 と 14443-4 のコマンド APDU を固定長ペイロードと決定専用ステータスワード(スコアリークなし)と最小単位のEEPROMマップで指定する。
CelebAワーキングセット(55のID、412の画像)の実際のバイナリコードを使用する
i)ROC/DETから運転閾値を導出する
(ii)replay enroll->これらのしきい値におけるトランザクションの検証
(iii) 純粋なリンク遅延によるエンドツーエンドの時間制限と、カード上の予算の最小化。
最も遅い接触速度(9.6 kbps)でも、検証時間は43.9 ms (64 b) と52.3 ms (128 b) であり、それぞれ38.4 kbps が <14 ms である。
オプションの +6 B ヘルパー(経験的に不安定なビットに対するシンボルレベルパリティのターゲット)は遅延無視可能である。
全体として、短いバイナリテンプレート、固定払い決定専用APDU、定数マッチングは、ISO/IECトランスポートの制約を幅広いタイミングマージンで満たし、ISO/IEC 24745のプライバシー目標と一致させる。
制限: 単一データセットの評価と設計レベル(事前ハードウエア)のタイミング; AgeDB/CFP-FPとカード上のマイクロベンチマークを次のステップとして概説する。
関連論文リスト
- dParallel: Learnable Parallel Decoding for dLLMs [77.24184219948337]
拡散大言語モデル(dLLM)は並列トークン予測と低推論遅延を提供する。
既存のオープンソースモデルは、パフォーマンスを確保するためにトークン長のデコードステップをほとんど必要としています。
高速サンプリングのためにdLLMs固有の並列性を解き放つシンプルで効果的な方法であるdParallelを導入する。
論文 参考訳(メタデータ) (2025-09-30T16:32:52Z) - OverFill: Two-Stage Models for Efficient Language Model Decoding [68.68408155020568]
大規模言語モデル(LLM)は多様なタスクにまたがって優れていますが、高い推論コストのため、デプロイメント上の大きな課題に直面しています。
プリフィルとデコードステージを分離し,精度と効率のトレードオフを最適化するOverFillを提案する。
我々の3B-to-1B OverFill構成は1Bプルーニングモデルを83.2%上回り、8B-to-3B構成は3Bプルーニングモデルを79.2%上回った。
論文 参考訳(メタデータ) (2025-08-11T20:07:34Z) - Efficient Hardware Implementation of Modular Multiplier over GF (2m) on FPGA [0.10241134756773226]
楕円曲線暗号(ECC)が主要な公開鍵プロトコルとして登場している。
本研究では,バイナリフィールドGF(2m)上のモジュラ乗算のためのハイブリッド乗算手法のハードウェア実装を提案する。
従来の乗算(CM)とカラツバ乗算(KM)の組み合わせを最適化して楕円曲線点乗算(ECPM)を強化する設計である。
本手法は,ECC暗号システムの高速化,ハードウェア効率,資源利用を著しく向上させる。
論文 参考訳(メタデータ) (2025-06-11T07:14:05Z) - Token Turing Machines are Efficient Vision Models [3.1560513857564834]
ViTTM(Vision Token Turing Machines)を提案する。
ViTTMは、画像分類やセグメンテーションのような、連続しないコンピュータビジョンタスクのために設計されている。
論文 参考訳(メタデータ) (2024-09-11T20:50:41Z) - The case for 4-bit precision: k-bit Inference Scaling Laws [75.4335600212427]
量子化法は、モデル内の各パラメータを表すために必要なビット数を減少させる。
最終的なモデルサイズは、元のモデルのパラメータの数と圧縮率の両方に依存する。
我々は16ビットの入力とkビットのパラメータを持つ35,000以上のゼロショット実験を行い、どの量子化手法が3ビットから8ビットの精度でスケーリングを改善するかを検証した。
論文 参考訳(メタデータ) (2022-12-19T18:48:33Z) - Rapid Person Re-Identification via Sub-space Consistency Regularization [51.76876061721556]
Person Re-Identification (ReID) は、歩行者を分離したカメラで識別する。
実値特徴記述子を用いた既存のReID法は精度が高いが、ユークリッド距離計算が遅いため効率が低い。
本稿では,ReID 処理を 0.25 倍高速化するサブスペース一貫性規則化 (SCR) アルゴリズムを提案する。
論文 参考訳(メタデータ) (2022-07-13T02:44:05Z) - FastEmit: Low-latency Streaming ASR with Sequence-level Emission
Regularization [78.46088089185156]
ストリーム自動音声認識(ASR)は、仮説化された単語を可能な限り迅速かつ正確に出力することを目的としている。
既存のアプローチでは、シーケンストランスデューサモデルにおいて、トーケン単位またはフレーム単位の確率予測を演算することで、発光遅延をペナルティ化する。
本稿では,訓練用トランスデューサモデルにおいて,シーケンス毎の確率に遅延正規化を直接適用する,FastEmitというシーケンスレベルのエミッション正規化手法を提案する。
論文 参考訳(メタデータ) (2020-10-21T17:05:01Z) - BitPruning: Learning Bitlengths for Aggressive and Accurate Quantization [57.14179747713731]
精度を維持しつつ,任意の粒度で推論ビット長を最小化するためのトレーニング手法を提案する。
ImageNetでは、平均4.13ビット、3.76ビット、4.36ビットを生成する。
論文 参考訳(メタデータ) (2020-02-08T04:58:33Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。