論文の概要: Efficient Quantum Circuit Design with a Standard Cell Approach
- arxiv url: http://arxiv.org/abs/2206.04990v1
- Date: Fri, 10 Jun 2022 10:54:46 GMT
- ステータス: 処理完了
- システム内更新日: 2023-02-09 23:13:45.412038
- Title: Efficient Quantum Circuit Design with a Standard Cell Approach
- Title(参考訳): 標準セルアプローチによる効率的な量子回路設計
- Authors: Evan E. Dobbs, Joseph S. Friedman, Alexandru Paler
- Abstract要約: 標準セルアプローチを用いて量子回路を設計する。
標準セルは、NISQまたは表面コード格子手術回路のコンパイルを決定する前に表現される。
- 参考スコア(独自算出の注目度): 70.1285598451146
- License: http://arxiv.org/licenses/nonexclusive-distrib/1.0/
- Abstract: We design quantum circuits by using a standard cell approach. Standard cells
are a representation before deciding to compile either NISQ or surface code
lattice surgery circuits. This approach can speed-up the layout of circuits
with a regular structure. Our approach to co-designing quantum circuits can be
used to estimate the resources necessary for the computation without
effectively using complex compilation methods. Furthermore, we form standard
cells to support Toffoli gate decompositions and starting from a 3D design of a
multiplication circuit, we present evidence that, compared to the existing
quantum circuit compilers, our method achieves shallower 3D circuits (by at
least 2.5x) and with less SWAPs.
- Abstract(参考訳): 我々は標準セルアプローチを用いて量子回路を設計する。
標準セルは、NISQまたは表面コード格子手術回路のコンパイルを決定する前に表現される。
このアプローチは、規則的な構造で回路のレイアウトをスピードアップすることができる。
量子回路を共設計するアプローチは、複雑なコンパイル手法を効果的に使わずに計算に必要なリソースを見積もることができる。
さらに, toffoliゲート分解をサポートする標準セルを形成し, 乗算回路の3次元設計から始め, 既存の量子回路コンパイラと比較して, より浅い3d回路(少なくとも2.5倍)と少ないスワップで実現できることを示す。
関連論文リスト
- Improving Qubit Routing by Using Entanglement Mediated Remote Gates [2.1083082752610487]
短期量子コンピュータは接続の制約があり、デバイス内の量子ビットのペアが相互作用できる。
本研究では,標準ゲートとEPR経由の遠隔制御NOTゲートの両方で回路のルーティングを最適化する手法を開発した。
本研究では,EPRを介する操作により,コンパイルされた回路のゲート数や深さを大幅に削減できることを実証する。
論文 参考訳(メタデータ) (2023-09-22T18:51:36Z) - CktGNN: Circuit Graph Neural Network for Electronic Design Automation [67.29634073660239]
本稿では,回路トポロジ生成とデバイスサイズを同時に行う回路グラフニューラルネットワーク(CktGNN)を提案する。
オープンサーキットベンチマーク(OCB: Open Circuit Benchmark)は、オープンソースのデータセットで、10ドル(約10万円)の異なるオペレーショナルアンプを含む。
我々の研究は、アナログ回路のための学習ベースのオープンソース設計自動化への道を開いた。
論文 参考訳(メタデータ) (2023-08-31T02:20:25Z) - Compiling Quantum Circuits for Dynamically Field-Programmable Neutral
Atoms Array Processors [5.475873482700239]
動的にフィールドプログラマブルな量子ビットアレイ(DPQA)が量子情報処理のための有望なプラットフォームとして登場した。
本稿では,複数の配列を含むDPQAアーキテクチャについて考察する。
DPQAをベースとしたコンパイル回路では,グリッド固定アーキテクチャに比べてスケーリングオーバヘッドが小さくなることを示す。
論文 参考訳(メタデータ) (2023-06-06T08:13:10Z) - Low-depth Circuit Implementation of Parity Constraints for Quantum
Optimization [0.0]
ゲート数と深さが低い回路の構成について述べる。
回路は任意の量子デバイス上で実装でき、隣り合う接続は正方形格子上で行うことができる。
システムサイズに依存しない回路深さの上限を求める。
論文 参考訳(メタデータ) (2022-11-21T09:29:07Z) - Exploring ab initio machine synthesis of quantum circuits [0.0]
ゲートレベルの量子回路は、しばしば高レベルアルゴリズムから手動で導かれる。
本稿では,機械内における回路の初期生成手法について検討する。
論文 参考訳(メタデータ) (2022-06-22T17:48:29Z) - Circuit connectivity boosts by quantum-classical-quantum interfaces [0.4194295877935867]
高接続回路は、現在の量子ハードウェアの主要な障害である。
本稿では,スワップゲートはしごを使わずにそのような回路をシミュレートする古典量子ハイブリッドアルゴリズムを提案する。
より遠い2つの量子ビットに対するベル状態回路の有効性を数値的に示す。
論文 参考訳(メタデータ) (2022-03-09T19:00:02Z) - Ranking Cost: Building An Efficient and Scalable Circuit Routing Planner
with Evolution-Based Optimization [49.207538634692916]
そこで我々は、効率よくトレーニング可能なルータを形成するための新しい回路ルーティングアルゴリズム、Randing Costを提案する。
提案手法では,A*ルータが適切な経路を見つけるのに役立つコストマップと呼ばれる新しい変数群を導入する。
我々のアルゴリズムはエンドツーエンドで訓練されており、人工データや人間の実演は一切使用しない。
論文 参考訳(メタデータ) (2021-10-08T07:22:45Z) - Machine Learning Optimization of Quantum Circuit Layouts [63.55764634492974]
本稿では量子回路マッピングQXXとその機械学習バージョンQXX-MLPを紹介する。
後者は、レイアウトされた回路の深さが小さくなるように最適なQXXパラメータ値を自動的に推論する。
近似を用いてレイアウト法を学習可能な経験的証拠を提示する。
論文 参考訳(メタデータ) (2020-07-29T05:26:19Z) - QUANTIFY: A framework for resource analysis and design verification of
quantum circuits [69.43216268165402]
QUINTIFYは、量子回路の定量的解析のためのオープンソースのフレームワークである。
Google Cirqをベースにしており、Clifford+T回路を念頭に開発されている。
ベンチマークのため、QUINTIFYは量子メモリと量子演算回路を含む。
論文 参考訳(メタデータ) (2020-07-21T15:36:25Z) - Time-Sliced Quantum Circuit Partitioning for Modular Architectures [67.85032071273537]
現在の量子コンピュータの設計はスケールしない。
小さなプロトタイプを超えてスケールするために、量子アーキテクチャーは、密に連結された量子ビットとクラスタ間のスパーサ接続のクラスタによるモジュラーアプローチを採用する可能性が高い。
このクラスタリングと静的に知られた量子プログラムの制御フローを利用して、量子回路を一度に一度にモジュラ物理マシンにマップするトラクタブルパーティショニングを生成する。
論文 参考訳(メタデータ) (2020-05-25T17:58:44Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。