論文の概要: AegisSat: Securing AI-Enabled SoC FPGA Satellite Platforms
- arxiv url: http://arxiv.org/abs/2602.19777v1
- Date: Mon, 23 Feb 2026 12:32:05 GMT
- ステータス: 翻訳完了
- システム内更新日: 2026-02-24 17:42:02.809318
- Title: AegisSat: Securing AI-Enabled SoC FPGA Satellite Platforms
- Title(参考訳): AegisSat: AIで実現可能なSoC FPGA衛星プラットフォームをセキュアに
- Authors: Huimin Li, Vusal Novruzov, Nikhilesh Singh, Lichao Wu, Mohamadreza Rostami, Ahmad-Reza Sadeghi,
- Abstract要約: 妥協された更新は、パフォーマンスの低下、サービス障害、あるいはミッション結果の逆操作につながる可能性がある。
本稿では,これらのリスクに対処する包括的セキュリティフレームワークであるAegisSatを提案する。
- 参考スコア(独自算出の注目度): 12.678980746927268
- License: http://creativecommons.org/licenses/by-nc-nd/4.0/
- Abstract: The increasing adoption of System-on-Chip Field-Programmable Gate Arrays (SoC FPGAs) in AI-enabled satellite systems, valued for their reconfigurability and in-orbit update capabilities, introduces significant security challenges. Compromised updates can lead to performance degradation, service disruptions, or adversarial manipulation of mission outcomes. To address these risks, this paper proposes a comprehensive security framework, AegisSat. It ensures the integrity and resilience of satellite platforms by (i) integrating cryptographically-based secure boot mechanisms to establish a trusted computing base; (ii) enforcing strict runtime resource isolation; (iii) employing authenticated procedures for in-orbit reconfiguration and AI model updates to prevent unauthorized modifications; and (iv) providing robust rollback capabilities to recover from boot and update failures and maintain system stability. To further support our claims, we conducted experiments demonstrating the integration of these mechanisms on contemporary SoC FPGA devices. This defense-in-depth framework is crucial for space applications, where physical access is impossible and systems must operate reliably over extended periods, thereby enhancing the trustworthiness of SoC FPGA-based satellite systems and enabling secure and resilient AI operations in orbit.
- Abstract(参考訳): AI対応衛星システムにおけるSystem-on-Chip Field-Programmable Gate Arrays (SoC FPGAs)の採用が増加し、その再構成性や軌道内更新能力に価値があるようになり、セキュリティ上の大きな課題がもたらされる。
妥協された更新は、パフォーマンスの低下、サービス障害、あるいはミッション結果の逆操作につながる可能性がある。
これらのリスクに対処するため,本稿では,包括的セキュリティフレームワークであるAegisSatを提案する。
衛星プラットフォームの完全性とレジリエンスを確保する
二 暗号ベースのセキュアブート機構を統合して、信頼できる計算基盤を確立すること。
(ii)厳格なランタイムリソースの分離を強制すること。
三 不正な変更を防止するため、軌道内再構成及びAIモデル更新の認証手続きを採用すること。
(iv) ブートから回復し、障害を更新し、システムの安定性を維持する堅牢なロールバック機能を提供する。
我々の主張をさらに裏付けるために、現代のSoC FPGAデバイス上でこれらのメカニズムの統合を実証する実験を行った。
物理アクセスは不可能であり、システムは長期間にわたって確実に動作しなければならないため、SoC FPGAベースの衛星システムの信頼性を高め、軌道上での安全でレジリエントなAI操作を可能にする。
関連論文リスト
- OS-Sentinel: Towards Safety-Enhanced Mobile GUI Agents via Hybrid Validation in Realistic Workflows [77.95511352806261]
VLM(Vision-Language Models)を利用したコンピュータ利用エージェントは、モバイルプラットフォームのようなデジタル環境を操作する上で、人間のような能力を実証している。
我々は,明示的なシステムレベルの違反を検出するための形式検証器と,文脈的リスクとエージェント行動を評価するコンテキスト判断器を組み合わせた,新しいハイブリッド安全検出フレームワークOS-Sentinelを提案する。
論文 参考訳(メタデータ) (2025-10-28T13:22:39Z) - Performance and Storage Analysis of CRYSTALS Kyber as a Post Quantum Replacement for RSA and ECC [45.88028371034407]
CRYSTALS-Kyberは、2022年にNISTによって標準化されたポスト量子暗号ソリューションである。
本研究は,様々な実装方式における性能試験を通じて,Kyberの実用可能性を評価する。
論文 参考訳(メタデータ) (2025-08-03T09:53:45Z) - Security Enclave Architecture for Heterogeneous Security Primitives for Supply-Chain Attacks [7.9837065464150685]
本稿では,複数の攻撃ベクトルに対処可能な統一セキュリティアーキテクチャを構築する際に発生する障害の範囲について検討する。
様々なASIC技術におけるシリコン領域と電力消費への影響を徹底的に評価する。
論文 参考訳(メタデータ) (2025-07-15T04:28:02Z) - Enabling Security on the Edge: A CHERI Compartmentalized Network Stack [42.78181795494584]
CHERIは、きめ細かい区画化とメモリ保護を可能にすることにより、ハードウェアレベルでの強力なセキュリティを提供する。
ケーススタディでは,Arm Morelloプラットフォーム上にデプロイされたCheriBSDシステム上での分離アプリケーション,TCP/IPライブラリ,ネットワークドライバのトレードオフについて検討した。
論文 参考訳(メタデータ) (2025-07-07T09:37:59Z) - ACRIC: Securing Legacy Communication Networks via Authenticated Cyclic Redundancy Integrity Check [98.34702864029796]
安全クリティカルな業界における最近のセキュリティインシデントは、適切なメッセージ認証の欠如により、攻撃者が悪意のあるコマンドを注入したり、システムの振る舞いを変更することができることを明らかにした。
これらの欠点は、サイバーセキュリティを強化するために圧力をかける必要性を強調する新しい規制を引き起こしている。
我々は,レガシ産業通信をセキュアにするためのメッセージ認証ソリューションであるACRICを紹介する。
論文 参考訳(メタデータ) (2024-11-21T18:26:05Z) - An FPGA-Based Open-Source Hardware-Software Framework for Side-Channel Security Research [1.77513002450736]
サイドチャネル分析(SCA)に基づく攻撃は、現代のコンピューティングプラットフォームに深刻なセキュリティ脅威をもたらす。
この原稿は、FPGAターゲットに関するSCA研究を目的としたハードウェア・ソフトウェア・フレームワークを紹介している。
RISC-V CPUを含むIoTクラスのシステムオンチップ(SoC)を提供する。
論文 参考訳(メタデータ) (2024-07-24T17:06:21Z) - SCART: Simulation of Cyber Attacks for Real-Time [0.1633272850273525]
本稿では,リアルタイムシステムのシミュレーション環境を改善するために,新しいサイバー攻撃シミュレーション基盤を提案する。
SCARTフレームワークとデータセットを提示し、リアルタイムシステムにおける中心的な課題、すなわちスケーラブルなテスト環境の欠如に対処します。
シミュレーションベースの機能を活用することで、このフレームワークは、機械学習などのデータ駆動アプローチのためのトレーニングとテストデータを生成する。
論文 参考訳(メタデータ) (2023-04-07T14:25:30Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。