論文の概要: Hidden Inverses: Coherent Error Cancellation at the Circuit Level
- arxiv url: http://arxiv.org/abs/2104.01119v2
- Date: Fri, 1 Apr 2022 03:09:04 GMT
- ステータス: 処理完了
- システム内更新日: 2023-04-05 19:50:45.355633
- Title: Hidden Inverses: Coherent Error Cancellation at the Circuit Level
- Title(参考訳): hidden inverses: 回路レベルでのコヒーレントエラーキャンセル
- Authors: Bichen Zhang, Swarnadeep Majumder, Pak Hong Leung, Stephen Crain, Ye
Wang, Chao Fang, Dripto M. Debroy, Jungsang Kim, Kenneth R. Brown
- Abstract要約: コヒーレントゲートエラーは、多くの量子コンピューティングアーキテクチャーにおいて問題となっている。
合成シングルキュービットゲートの実際の性能と予測された性能を比較することで、コヒーレントな誤差をベンチマークする。
本稿では,これらのコヒーレントな誤りに頑健な回路を生成できる,隠れ逆数(hidden inverses)と呼ばれるコンパイル手法を提案する。
- 参考スコア(独自算出の注目度): 3.3012851255362494
- License: http://arxiv.org/licenses/nonexclusive-distrib/1.0/
- Abstract: Coherent gate errors are a concern in many proposed quantum computing
architectures. These errors can be effectively handled through composite pulse
sequences for single-qubit gates, however, such techniques are less feasible
for entangling operations. In this work, we benchmark our coherent errors by
comparing the actual performance of composite single-qubit gates to the
predicted performance based on characterization of individual single-qubit
rotations. We then propose a compilation technique, which we refer to as hidden
inverses, that creates circuits robust to these coherent errors. We present
experimental data showing that these circuits suppress both overrotation and
phase misalignment errors in our trapped ion system.
- Abstract(参考訳): コヒーレントゲートエラーは多くの量子コンピューティングアーキテクチャの関心事である。
これらのエラーはシングルキュービットゲートの複合パルスシーケンスによって効果的に処理できるが、エンタングリング操作では実現不可能である。
本研究では,複合シングルキュービットゲートの実際の性能と,個々のシングルキュービット回転のキャラクタリゼーションに基づく予測性能を比較することにより,コヒーレント誤差をベンチマークする。
そこで我々は,これらのコヒーレントな誤りに頑健な回路を生成する,隠れ逆数と呼ばれるコンパイル手法を提案する。
本研究は,これらの回路が捕捉したイオン系における過回転および位相ずれの誤りを抑えることを示す実験データである。
関連論文リスト
- Suppressing Correlated Noise in Quantum Computers via Context-Aware Compiling [0.9623525909952625]
ノイズの相関は、量子プロセッサ上で実行される命令の空間的および時間的構成の結果生じる。
回路の他の部分への動的デカップリングやエラー補償を用いて,これらのエラーを抑えるコンパイラ戦略を考案する。
提案実験では,10量子回路層の層密度が18.5%上昇することを示した。
論文 参考訳(メタデータ) (2024-03-11T16:08:52Z) - Error budget of parametric resonance entangling gate with a tunable coupler [0.0]
可変カプラアーキテクチャにおけるパラメトリック共振ゲートの実験誤差予算を解析する。
主に2ビットの緩和と白色雑音による劣化に起因する不整合誤差は、2ビットのゲートの忠実さを制限する。
非計算状態への漏洩は、2ビットゲートの不忠実性に対する2番目に大きな寄与である。
論文 参考訳(メタデータ) (2024-02-06T18:46:27Z) - Fault-tolerant quantum architectures based on erasure qubits [49.227671756557946]
我々は、支配的なノイズを既知の場所での消去に効率よく変換することで、消去量子ビットの考え方を利用する。
消去量子ビットと最近導入されたFloquet符号に基づくQECスキームの提案と最適化を行う。
以上の結果から, 消去量子ビットに基づくQECスキームは, より複雑であるにもかかわらず, 標準手法よりも著しく優れていることが示された。
論文 参考訳(メタデータ) (2023-12-21T17:40:18Z) - The Error Reconstruction and Compiled Calibration of Quantum Computing
Cycles [0.0]
量子コンピュータは計算中に発生する物理誤差によって阻害される。
量子コンピューティングの進歩の中心は、誤りの特徴付けと誤り抑制技術である。
論文 参考訳(メタデータ) (2023-03-30T21:23:58Z) - Segmented Composite Design of Robust Single-Qubit Quantum Gates [0.9487097819140653]
複合セグメント設計に基づくロバストな単一量子ユニタリゲートの誤差軽減手法を提案する。
基本的単一キュービットのユニタリ演算に対する3次元合成設計は, 誤差の現実的な分布に対して, 誤差を桁違いに低減することを示した。
論文 参考訳(メタデータ) (2022-12-31T17:00:24Z) - Benchmarking quantum logic operations relative to thresholds for fault
tolerance [0.02171671840172762]
我々はゲートセットトモグラフィーを用いて、2量子ビット論理ゲートのセットの精度評価を行い、超伝導量子プロセッサ上でRCを研究する。
平均および最悪のエラー率はランダムにコンパイルされたゲートに対して等しいことを示し、ゲートセットの最大最悪のエラーは0.0197(3)である。
論文 参考訳(メタデータ) (2022-07-18T17:41:58Z) - Measuring NISQ Gate-Based Qubit Stability Using a 1+1 Field Theory and
Cycle Benchmarking [50.8020641352841]
量子ハードウェアプラットフォーム上でのコヒーレントエラーを, サンプルユーザアプリケーションとして, 横フィールドIsing Model Hamiltonianを用いて検討した。
プロセッサ上の物理位置の異なる量子ビット群に対する、日中および日中キュービット校正ドリフトと量子回路配置の影響を同定する。
また,これらの測定値が,これらの種類の誤差をよりよく理解し,量子計算の正確性を評価するための取り組みを改善する方法についても論じる。
論文 参考訳(メタデータ) (2022-01-08T23:12:55Z) - Software mitigation of coherent two-qubit gate errors [55.878249096379804]
2量子ゲートは量子コンピューティングの重要な構成要素である。
しかし、量子ビット間の不要な相互作用(いわゆる寄生ゲート)は、量子アプリケーションの性能を低下させる。
寄生性2ビットゲート誤差を軽減するための2つのソフトウェア手法を提案する。
論文 参考訳(メタデータ) (2021-11-08T17:37:27Z) - Performance of teleportation-based error correction circuits for bosonic
codes with noisy measurements [58.720142291102135]
テレポーテーションに基づく誤り訂正回路を用いて、回転対称符号の誤り訂正能力を解析する。
マイクロ波光学における現在達成可能な測定効率により, ボソニック回転符号の破壊ポテンシャルは著しく低下することが判明した。
論文 参考訳(メタデータ) (2021-08-02T16:12:13Z) - Fault-tolerant parity readout on a shuttling-based trapped-ion quantum
computer [64.47265213752996]
耐故障性ウェイト4パリティチェック測定方式を実験的に実証した。
フラグ条件パリティ測定の単発忠実度は93.2(2)%である。
このスキームは、安定化器量子誤り訂正プロトコルの幅広いクラスにおいて必須な構成要素である。
論文 参考訳(メタデータ) (2021-07-13T20:08:04Z) - Crosstalk Suppression for Fault-tolerant Quantum Error Correction with
Trapped Ions [62.997667081978825]
本稿では、電波トラップで閉じ込められた1本のイオン列をベースとした量子計算アーキテクチャにおけるクロストーク誤差の研究を行い、個別に調整されたレーザービームで操作する。
この種の誤差は、理想的には、異なるアクティブな量子ビットのセットで処理される単一量子ゲートと2量子ビットの量子ゲートが適用されている間は、未修正のままであるオブザーバー量子ビットに影響を及ぼす。
我々は,第1原理からクロストーク誤りを微視的にモデル化し,コヒーレント対非コヒーレントなエラーモデリングの重要性を示す詳細な研究を行い,ゲートレベルでクロストークを積極的に抑制するための戦略について議論する。
論文 参考訳(メタデータ) (2020-12-21T14:20:40Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。