論文の概要: Optimizing Rydberg Gates for Logical Qubit Performance
- arxiv url: http://arxiv.org/abs/2210.06879v2
- Date: Tue, 18 Oct 2022 17:32:05 GMT
- ステータス: 処理完了
- システム内更新日: 2023-01-22 17:04:59.101092
- Title: Optimizing Rydberg Gates for Logical Qubit Performance
- Title(参考訳): 論理ビットパフォーマンスのためのRydberg Gatesの最適化
- Authors: Sven Jandura, Jeff D Thompson, Guido Pupillo
- Abstract要約: 我々は、2つの一般的な主要な欠陥に対して堅牢な中性原子量子ビットに対するリドベルク遮蔽ゲートの族を提示する。
これらの門は、中等度または大規模な不備のために既存の門より優れている。
その結果、中性原子を用いたフォールトトレラント量子コンピューティングを実現するために、レーザー安定性と原子温度要件を著しく低減した。
- 参考スコア(独自算出の注目度): 0.0
- License: http://arxiv.org/licenses/nonexclusive-distrib/1.0/
- Abstract: Robust gate sequences are widely used to reduce the sensitivity of gate
operations to experimental imperfections. Typically, the optimization minimizes
the average gate error, however, recent work in quantum error correction has
demonstrated that the performance of encoded logical qubits is sensitive to not
only the average error rate, but also the type of errors that occur. Here, we
present a family of Rydberg blockade gates for neutral atom qubits that are
robust against two common, major imperfections: intensity inhomogeneity and
Doppler shifts. These gates outperform existing gates for moderate or large
imperfections. We also consider the logical performance of these gates in the
context of an erasure-biased qubit based on metastable $~^{171}$Yb. In this
case, we observe that the robust gates outperform existing gates for even very
small values of the imperfections, because they maintain the native large bias
towards erasure errors for these qubits. These results significantly reduce the
laser stability and atomic temperature requirements to achieve fault-tolerant
quantum computing with neutral atoms. The approach of optimizing gates for
logical qubit performance may be applied to other qubit platforms.
- Abstract(参考訳): ロバストゲート配列は、実験的な欠陥に対するゲート操作の感度を低下させるために広く用いられている。
一般に、最適化は平均ゲート誤差を最小化するが、近年の量子誤差補正の研究は、符号化された論理量子ビットの性能が平均エラー率だけでなく、発生するエラーの種類にも敏感であることを示した。
ここでは,中性原子量子ビットに対して,強度不均一性とドップラーシフトという2つの一般的な不完全性に対して頑健なrydbergブロックゲートの族を示す。
これらの門は、中等度または大規模な不備のために既存の門より優れている。
また、メタスタブル$~^{171}$Ybに基づく消去バイアス量子ビットの文脈におけるこれらのゲートの論理的性能についても考察する。
この場合、ロバストゲートは、これらの量子ビットの消去誤差に対するネイティブな大きなバイアスを保っているため、不完全性の小さな値であっても、既存のゲートよりも優れている。
これらの結果は、中性原子を用いたフォールトトレラント量子コンピューティングを実現するためのレーザー安定性と原子温度要件を著しく低減する。
論理キュービット性能のためにゲートを最適化するアプローチは、他のキュービットプラットフォームに適用できる。
関連論文リスト
- Fault-tolerant quantum computation using large spin cat-codes [0.9270089404061789]
本研究では、スピンキャット符号を用いて、大きなスピンキュウトに符号化された量子ビットに基づいて、フォールトトレラントな量子誤り訂正プロトコルを構築する。
我々は、量子制御とライダーベルク封鎖を用いて、ランク保存されたCNOTゲートを含む普遍ゲートセットを生成する方法を示す。
これらの知見は、量子情報処理において、耐障害性、高いしきい値、リソースオーバーヘッドを低減できる可能性を持つ、大きなスピンで量子ビットを符号化する方法を舗装している。
論文 参考訳(メタデータ) (2024-01-08T22:56:05Z) - Optimizing quantum gates towards the scale of logical qubits [78.55133994211627]
量子ゲート理論の基本的な前提は、量子ゲートはフォールトトレランスの誤差閾値を超えることなく、大きなプロセッサにスケールできるということである。
ここでは、このような問題を克服できる戦略について報告する。
我々は、68個の周波数可変ビットの周波数軌跡をコレオグラフィーして、超伝導エラー中に単一量子ビットを実行することを示した。
論文 参考訳(メタデータ) (2023-08-04T13:39:46Z) - Hamiltonian Phase Error in Resonantly Driven CNOT Gate Above the
Fault-Tolerant Threshold [0.0]
電子スピン量子ビットは スケーラブルな量子プロセッサのための 有望なプラットフォームです
本格的な量子コンピュータは、高忠実度量子ゲートを必要とする量子エラー補正を必要とする。
交換型シリコン量子プロセッサにおいて,高忠実度制御回転ゲートの簡易かつ信頼性の高い校正手順を示す。
論文 参考訳(メタデータ) (2023-07-18T07:44:00Z) - Transversal Injection: A method for direct encoding of ancilla states
for non-Clifford gates using stabiliser codes [55.90903601048249]
非クリフォードゲートのこのオーバーヘッドを低減するためのプロトコルを導入する。
予備的な結果は、より広い距離で高品質な忠実さを示唆している。
論文 参考訳(メタデータ) (2022-11-18T06:03:10Z) - Effect of Decoherence for Gate Operations on a Superconducting Bosonic
Qubit [0.0]
超伝導回路における高品質な3Dキャビティは、ボソニック論理量子ビットの理想的な候補である。
ボソニック量子ビットを操作するために用いられるトランモン量子ビットは、さらなる緩和と減圧チャネルの出現をもたらす。
論文 参考訳(メタデータ) (2022-11-09T12:24:08Z) - Benchmarking quantum logic operations relative to thresholds for fault
tolerance [0.02171671840172762]
我々はゲートセットトモグラフィーを用いて、2量子ビット論理ゲートのセットの精度評価を行い、超伝導量子プロセッサ上でRCを研究する。
平均および最悪のエラー率はランダムにコンパイルされたゲートに対して等しいことを示し、ゲートセットの最大最悪のエラーは0.0197(3)である。
論文 参考訳(メタデータ) (2022-07-18T17:41:58Z) - Analytical and experimental study of center line miscalibrations in M\o
lmer-S\o rensen gates [51.93099889384597]
モルマー・ソレンセンエンタングゲートの誤校正パラメータの系統的摂動展開について検討した。
我々はゲート進化演算子を計算し、関連する鍵特性を得る。
我々は、捕捉されたイオン量子プロセッサにおける測定値に対して、モデルからの予測をベンチマークすることで検証する。
論文 参考訳(メタデータ) (2021-12-10T10:56:16Z) - Experimental Characterization of Fault-Tolerant Circuits in Small-Scale
Quantum Processors [67.47400131519277]
符号の論理ゲートセットは、10以上のゲートシーケンスに対してフォールトトレラントとみなすことができる。
一部の回路は耐故障性基準を満たしていなかった。
試験した回路が低次元の出力状態に制限された場合に、耐故障性基準を評価するのが最も正確である。
論文 参考訳(メタデータ) (2021-12-08T01:52:36Z) - Software mitigation of coherent two-qubit gate errors [55.878249096379804]
2量子ゲートは量子コンピューティングの重要な構成要素である。
しかし、量子ビット間の不要な相互作用(いわゆる寄生ゲート)は、量子アプリケーションの性能を低下させる。
寄生性2ビットゲート誤差を軽減するための2つのソフトウェア手法を提案する。
論文 参考訳(メタデータ) (2021-11-08T17:37:27Z) - Error-divisible two-qubit gates [0.0]
本稿では,2つのキュービットゲートを設計するための,シンプルで広く適用可能な形式について紹介する。
この研究は、一連の基準、およびそれらを満たすための波形とプロトコルの例を紹介します。
大規模に実装すれば,NISQアルゴリズムの性能は,エラー分割ゲートプロトコルにより大幅に向上する。
論文 参考訳(メタデータ) (2021-10-22T00:42:17Z) - Engineering fast bias-preserving gates on stabilized cat qubits [64.20602234702581]
バイアス保存ゲートは、フォールトトレラント量子コンピューティングのリソースオーバーヘッドを大幅に削減することができる。
本研究では,非断熱誤差を克服するために,デリバティブに基づく漏洩抑制手法を適用した。
論文 参考訳(メタデータ) (2021-05-28T15:20:21Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。