論文の概要: Experimental Demonstrations of Native Implementation of Boolean Logic
Hamiltonian in a Superconducting Quantum Annealer
- arxiv url: http://arxiv.org/abs/2106.08681v2
- Date: Thu, 17 Jun 2021 09:39:52 GMT
- ステータス: 処理完了
- システム内更新日: 2023-03-26 13:17:16.905344
- Title: Experimental Demonstrations of Native Implementation of Boolean Logic
Hamiltonian in a Superconducting Quantum Annealer
- Title(参考訳): 超伝導量子アニールにおけるブール論理ハミルトンのネイティブ実装の実験実験
- Authors: Daisuke Saida, Yuki Yamanashi, Mutsuo Hidaka, Fuminori Hirayama,
Kentaro Imafuku, Shuichi Nagasawa and Shiro Kawabata
- Abstract要約: ブール論理と整合したハミルトンのネイティブ実装が報告されている。
6つの超伝導フラックス量子ビットからなる乗算器のネイティブ実装も示す。
ドメイン固有量子コンピューティングのためのハイブリッドコンピューティングアーキテクチャの概念実証について述べる。
- 参考スコア(独自算出の注目度): 0.0
- License: http://arxiv.org/licenses/nonexclusive-distrib/1.0/
- Abstract: Experimental demonstrations of quantum annealing with native implementation
of Boolean logic Hamiltonians are reported. As a superconducting integrated
circuit, a problem Hamiltonian whose set of ground states is consistent with a
given truth table is implemented for quantum annealing with no redundant
qubits. As examples of the truth table, NAND and NOR are successfully
fabricated as an identical circuit. Similarly, a native implementation of a
multiplier comprising six superconducting flux qubits is also demonstrated.
These native implementations of Hamiltonians consistent with Boolean logic
provide an efficient and scalable way of applying annealing computation to
so-called circuit satisfiability problems that aim to find a set of inputs
consistent with a given output over any Boolean logic functions, especially
those like factorization through a multiplier Hamiltonian. A proof-of-concept
demonstration of a hybrid computing architecture for domain-specific quantum
computing is described.
- Abstract(参考訳): ブール論理ハミルトニアンのネイティブ実装による量子アニーリングの実験実験を行った。
超伝導集積回路として、基底状態の集合が与えられた真理表と一致する問題ハミルトニアンは、冗長な量子ビットを持たない量子アニーリングのために実装される。
真理表の例として、NANDとNORは同一回路としてうまく製造される。
同様に、6つの超伝導束量子ビットからなる乗算器のネイティブ実装も示される。
ブール論理に一貫性のあるこれらのハミルトンのネイティブ実装は、任意のブール論理関数上の与えられた出力、特に乗数的ハミルトニアンによる分解のような入力の集合を見つけることを目的とした、いわゆる回路満足度問題にアニール計算を適用する効率的でスケーラブルな方法を提供する。
ドメイン固有量子コンピューティングのためのハイブリッドコンピューティングアーキテクチャの概念実証について述べる。
関連論文リスト
- Systematic input scheme of many-boson Hamiltonians with applications to the two-dimensional $φ^4$ theory [0.0]
この入力スキームの議論は、2次元の$phi 4$理論のライトフロントハミルトニアンに基づく。
入力方式では、各レジスタは異なるボソンモードの占有をバイナリとしてエンコードする量子レジスタの集合を用いる。
本稿では、ハイブリッド量子-古典対称性適応量子クリロフ部分空間対角化アルゴリズムを用いて、ハミルトニアンのスペクトル計算を行う。
論文 参考訳(メタデータ) (2024-07-18T16:47:53Z) - Simulating Quantum Circuits by Model Counting [0.0]
重み付きモデル計数により、普遍量子回路の強いシミュレーションを効率的に行うことができることを示す。
我々の研究は、量子回路の効率的なコンパイルを実現するために、既存の強力な古典的推論ツールを応用する方法を開拓する。
論文 参考訳(メタデータ) (2024-03-11T22:40:15Z) - An Efficient Quantum Circuit for Block Encoding a Pairing Hamiltonian [3.2073712626523765]
我々は、原子核物理学でよく研究されるペア化ハミルトンのブロック符号化のための効率的な量子回路を提案する。
我々のブロック符号化スキームは、生成および消滅作用素をパウリ作用素にマッピングする必要はなく、ハミルトニアンをユニタリの線型結合として表す。
提示されたテクニックは、より一般的な第二量子化ハミルトニアンを符号化するために拡張することができる。
論文 参考訳(メタデータ) (2024-02-17T06:04:00Z) - Sparse random Hamiltonians are quantumly easy [105.6788971265845]
量子コンピュータの候補は、量子システムの低温特性をシミュレートすることである。
本稿は、ほとんどのランダムハミルトニアンに対して、最大混合状態は十分に良い試行状態であることを示す。
位相推定は、基底エネルギーに近いエネルギーの状態を効率的に生成する。
論文 参考訳(メタデータ) (2023-02-07T10:57:36Z) - Importance sampling for stochastic quantum simulations [68.8204255655161]
我々は、係数に応じてハミルトン式からサンプリングしてランダムな積公式を構築するqDriftプロトコルを導入する。
サンプリング段階における個別のシミュレーションコストを考慮し、同じ精度でシミュレーションコストを削減可能であることを示す。
格子核効果場理論を用いて数値シミュレーションを行った結果, 実験結果が得られた。
論文 参考訳(メタデータ) (2022-12-12T15:06:32Z) - Variational Adiabatic Gauge Transformation on real quantum hardware for
effective low-energy Hamiltonians and accurate diagonalization [68.8204255655161]
変分アダバティックゲージ変換(VAGT)を導入する。
VAGTは、現在の量子コンピュータを用いてユニタリ回路の変動パラメータを学習できる非摂動型ハイブリッド量子アルゴリズムである。
VAGTの精度は、RigettiおよびIonQ量子コンピュータ上でのシミュレーションと同様に、トラフ数値シミュレーションで検証される。
論文 参考訳(メタデータ) (2021-11-16T20:50:08Z) - A quantum hamiltonian simulation benchmark [1.5301252700705212]
ハミルトンシミュレーションは量子計算における最も重要な問題の1つである。
本稿では,1つのアンシラ量子ビットと複数量子ビット制御ゲートのみを使用する,大幅に単純化された量子回路を提案する。
論文 参考訳(メタデータ) (2021-08-08T22:16:30Z) - An Algebraic Quantum Circuit Compression Algorithm for Hamiltonian
Simulation [55.41644538483948]
現在の世代のノイズの多い中間スケール量子コンピュータ(NISQ)は、チップサイズとエラー率に大きく制限されている。
我々は、自由フェルミオンとして知られる特定のスピンハミルトニアンをシミュレーションするために、量子回路を効率よく圧縮するために局所化回路変換を導出する。
提案した数値回路圧縮アルゴリズムは、後方安定に動作し、$mathcalO(103)$スピンを超える回路合成を可能にするスピンの数で3次スケールする。
論文 参考訳(メタデータ) (2021-08-06T19:38:03Z) - Stoquasticity in circuit QED [78.980148137396]
スケーラブルな符号-確率自由経路積分モンテカルロシミュレーションは一般にそのようなシステムに対して可能であることを示す。
我々は、実効的、非確率的クビットハミルトニアンが容量結合された束量子ビットの系に現れるという最近の発見を裏付ける。
論文 参考訳(メタデータ) (2020-11-02T16:41:28Z) - Simulating nonnative cubic interactions on noisy quantum machines [65.38483184536494]
量子プロセッサは、ハードウェアに固有のものではないダイナミクスを効率的にシミュレートするためにプログラムできることを示す。
誤差補正のないノイズのあるデバイスでは、モジュールゲートを用いて量子プログラムをコンパイルするとシミュレーション結果が大幅に改善されることを示す。
論文 参考訳(メタデータ) (2020-04-15T05:16:24Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。