論文の概要: Application-Aware Benchmarking of NISQ Hardware
- arxiv url: http://arxiv.org/abs/2410.01505v1
- Date: Wed, 2 Oct 2024 12:57:18 GMT
- ステータス: 翻訳完了
- システム内更新日: 2024-11-04 17:24:31.145257
- Title: Application-Aware Benchmarking of NISQ Hardware
- Title(参考訳): NISQハードウェアのアプリケーションアウェアベンチマーク
- Authors: Joseph Harris, Peter K. Schuhmacher,
- Abstract要約: 我々は、Clifford回路のアプリケーションにインスパイアされたファミリーが、特定のアプリケーションを実行するための現在のハードウェアの能力をベンチマークするためにどのように使用できるかを示す。
キックドイシング回路を模擬する具体例を考えると,127量子ビット超伝導デバイスをベンチマークする。
- 参考スコア(独自算出の注目度): 0.0
- License: http://creativecommons.org/licenses/by/4.0/
- Abstract: Recent experiments have hinted towards an upcoming era of quantum utility, in which quantum hardware is able to outperform classical simulation methods for a variety of real-world applications. In this work, we show how application-inspired families of Clifford circuits can be used to benchmark the capabilities of current hardware for running certain applications, providing a prediction as to how measured expectation value fidelities scale with circuit depth. Considering the specific example of simulating kicked-Ising circuits, we benchmark a 127-qubit superconducting device and suggest how our circuits can also be used to benchmark recent classical simulation methods.
- Abstract(参考訳): 最近の実験は、量子ハードウェアが様々な現実世界のアプリケーションにおいて古典的なシミュレーション手法を上回り得る量子ユーティリティの時代を示唆している。
本研究では、Clifford回路のアプリケーションインスパイアされたファミリーを用いて、特定のアプリケーションを実行するための現在のハードウェアの能力をベンチマークし、回路深度で期待値がどうスケールするかを予測する。
キックド・イシング回路をシミュレーションする具体例を考慮すると、127量子ビット超伝導デバイスをベンチマークし、我々の回路が最近の古典的シミュレーション手法のベンチマークにどのように使えるかを提案する。
関連論文リスト
- Generalized Cross-Entropy Benchmarking for Random Circuits with Ergodicity [1.457374602200336]
本稿では、ランダム回路サンプリングにエルゴディディティの概念を導入し、ハールランダム量子回路がエルゴディディティ条件を満たすことを確認する。
ノイズランダム回路では、エルゴディディディティが正の係数を持つ次数$t$と、ランダム回路が一意的に$t$-designを形成するときの値が$t$であることを示す。
これは、エルゴディディティが量子チップの認証に利用される性質であることを示唆している。
論文 参考訳(メタデータ) (2025-02-13T07:04:50Z) - Empowering Large Scale Quantum Circuit Development: Effective Simulation of Sycamore Circuits [0.0]
この研究は、ランダム回路サンプリング(RCS)回路と同じくらい大きく複雑な回路を、開発者がよく利用できる古典的なシステムに対して、高い忠実さで効果的にシミュレートできることを示した。
この能力により、研究者や開発者は、低エラーレートの量子コンピュータが一般利用可能になる前に大規模な量子回路を構築し、デバッグし、実行することができる。
論文 参考訳(メタデータ) (2024-11-19T00:13:44Z) - Benchmarking bosonic and fermionic dynamics [0.6030884970981524]
ボソニックおよびフェルミオン量子デバイスのランダム化アナログベンチマークのための多用途フレームワークを提案する。
提案手法の効率を議論し,理論的性能保証を導出し,数値的な例でプロトコルを実証する。
論文 参考訳(メタデータ) (2024-08-20T18:00:30Z) - Quantum Tunneling: From Theory to Error-Mitigated Quantum Simulation [49.1574468325115]
本研究では,量子トンネルシミュレーションの理論的背景とハードウェア対応回路の実装について述べる。
我々は、ハードウェアのアンダーユース化問題を解決するために、ZNEとREM(エラー軽減技術)と量子チップのマルチプログラミングを使用する。
論文 参考訳(メタデータ) (2024-04-10T14:27:07Z) - Learning to rank quantum circuits for hardware-optimized performance enhancement [0.0]
本稿では,論理的に等価な量子回路をランク付けするための機械学習に基づく手法を実験的に導入し,実験を行った。
提案手法をランダムなレイアウト選択とMapomaticと呼ばれる一般公開ベースラインの2つの一般的なアプローチと比較する。
我々の最良のモデルでは、ベースラインアプローチと比較して選択誤差が1.8タイムズ$減少し、ランダム選択と比較して3.2タイムズ$減少する。
論文 参考訳(メタデータ) (2024-04-09T18:00:01Z) - Scalable Full-Stack Benchmarks for Quantum Computers [0.0]
我々は,任意の量子計算の集合から効率的なベンチマークを作成する手法を紹介する。
我々のベンチマークは、量子プロセッサの古典的コンパイルアルゴリズムの統合性能を評価する。
論文 参考訳(メタデータ) (2023-12-21T18:31:42Z) - Deep Quantum Circuit Simulations of Low-Energy Nuclear States [51.823503818486394]
深部量子回路の高速数値シミュレーションの進歩について述べる。
21キュービットまでの回路と 115,000,000以上のゲートを効率的にシミュレートできる。
論文 参考訳(メタデータ) (2023-10-26T19:10:58Z) - Predictive Models from Quantum Computer Benchmarks [0.0]
量子コンピュータの総合ベンチマークは、量子ハードウェアの性能をテストし、まとめるのに不可欠である。
本稿では,機能モデルを用いたベンチマークデータから予測モデルを構築するための一般的なフレームワークを紹介する。
このケーススタディでは、クラウドアクセス可能な量子コンピュータのデータとノイズの多い量子コンピュータのシミュレーションを用いています。
論文 参考訳(メタデータ) (2023-05-15T17:00:23Z) - Majorization-based benchmark of the complexity of quantum processors [105.54048699217668]
我々は、様々な量子プロセッサの動作を数値的にシミュレートし、特徴付ける。
我々は,各デバイスの性能をベンチマークラインと比較することにより,量子複雑性を同定し,評価する。
我々は、回路の出力状態が平均して高い純度である限り、偏化ベースのベンチマークが成り立つことを発見した。
論文 参考訳(メタデータ) (2023-04-10T23:01:10Z) - A Herculean task: Classical simulation of quantum computers [4.12322586444862]
本研究は、量子コンピュータの進化を特定の操作下でエミュレートする最先端の数値シミュレーション手法について概説する。
我々は、代替手法を簡潔に言及しながら、主流のステートベクターとテンソルネットワークのパラダイムに焦点を当てる。
論文 参考訳(メタデータ) (2023-02-17T13:59:53Z) - Tensor Networks or Decision Diagrams? Guidelines for Classical Quantum
Circuit Simulation [65.93830818469833]
テンソルネットワークと決定図は、異なる視点、用語、背景を念頭に、独立して開発されている。
これらの手法が古典的量子回路シミュレーションにどのようにアプローチするかを考察し、最も適用可能な抽象化レベルに関してそれらの相似性を考察する。
量子回路シミュレーションにおいて,テンソルネットワークの使い勝手の向上と決定図の使い勝手の向上に関するガイドラインを提供する。
論文 参考訳(メタデータ) (2023-02-13T19:00:00Z) - Decomposition of Matrix Product States into Shallow Quantum Circuits [62.5210028594015]
テンソルネットワーク(TN)アルゴリズムは、パラメタライズド量子回路(PQC)にマッピングできる
本稿では,現実的な量子回路を用いてTN状態を近似する新しいプロトコルを提案する。
その結果、量子回路の逐次的な成長と最適化を含む1つの特定のプロトコルが、他の全ての手法より優れていることが明らかとなった。
論文 参考訳(メタデータ) (2022-09-01T17:08:41Z) - Quantum circuit debugging and sensitivity analysis via local inversions [62.997667081978825]
本稿では,回路に最も影響を及ぼす量子回路の断面をピンポイントする手法を提案する。
我々は,IBM量子マシン上に実装されたアルゴリズム回路の例に応用して,提案手法の実用性と有効性を示す。
論文 参考訳(メタデータ) (2022-04-12T19:39:31Z) - Faster Born probability estimation via gate merging and frame
optimisation [3.9198548406564604]
任意の量子回路の出力確率はモンテカルロサンプリングを用いて推定できる。
回路ゲート最適化とフレーム最適化の2つの古典的なサブルーチンを提案する。
提案手法は, ランダム回路の全ての試験ケースに対して, 負性率オーバーヘッドのスケーリングを改良するものであることを数値的に示す。
論文 参考訳(メタデータ) (2022-02-24T14:18:34Z) - Generalization Metrics for Practical Quantum Advantage in Generative
Models [68.8204255655161]
生成モデリングは量子コンピュータにとって広く受け入れられている自然のユースケースである。
我々は,アルゴリズムの一般化性能を計測して,生成モデリングのための実用的な量子優位性を探索する,単純で曖昧な手法を構築した。
シミュレーションの結果、我々の量子にインスパイアされたモデルは、目に見えない、有効なサンプルを生成するのに、最大で68倍の費用がかかります。
論文 参考訳(メタデータ) (2022-01-21T16:35:35Z) - Measuring NISQ Gate-Based Qubit Stability Using a 1+1 Field Theory and
Cycle Benchmarking [50.8020641352841]
量子ハードウェアプラットフォーム上でのコヒーレントエラーを, サンプルユーザアプリケーションとして, 横フィールドIsing Model Hamiltonianを用いて検討した。
プロセッサ上の物理位置の異なる量子ビット群に対する、日中および日中キュービット校正ドリフトと量子回路配置の影響を同定する。
また,これらの測定値が,これらの種類の誤差をよりよく理解し,量子計算の正確性を評価するための取り組みを改善する方法についても論じる。
論文 参考訳(メタデータ) (2022-01-08T23:12:55Z) - Analytical and experimental study of center line miscalibrations in M\o
lmer-S\o rensen gates [51.93099889384597]
モルマー・ソレンセンエンタングゲートの誤校正パラメータの系統的摂動展開について検討した。
我々はゲート進化演算子を計算し、関連する鍵特性を得る。
我々は、捕捉されたイオン量子プロセッサにおける測定値に対して、モデルからの予測をベンチマークすることで検証する。
論文 参考訳(メタデータ) (2021-12-10T10:56:16Z) - Application-Oriented Performance Benchmarks for Quantum Computing [0.0]
ベンチマークスイートは、広く使用可能なように設計されている。
我々の手法は、今後5年以内に出現するであろう量子コンピューティングハードウェアの進歩を予想するために構築されている。
論文 参考訳(メタデータ) (2021-10-07T01:45:06Z) - Tensor Network Quantum Virtual Machine for Simulating Quantum Circuits
at Exascale [57.84751206630535]
本稿では,E-scale ACCelerator(XACC)フレームワークにおける量子回路シミュレーションバックエンドとして機能する量子仮想マシン(TNQVM)の近代化版を提案する。
新バージョンは汎用的でスケーラブルなネットワーク処理ライブラリであるExaTNをベースにしており、複数の量子回路シミュレータを提供している。
ポータブルなXACC量子プロセッサとスケーラブルなExaTNバックエンドを組み合わせることで、ラップトップから将来のエクサスケールプラットフォームにスケール可能なエンドツーエンドの仮想開発環境を導入します。
論文 参考訳(メタデータ) (2021-04-21T13:26:42Z) - Error mitigation and quantum-assisted simulation in the error corrected
regime [77.34726150561087]
量子コンピューティングの標準的なアプローチは、古典的にシミュレート可能なフォールトトレラントな演算セットを促進するという考え方に基づいている。
量子回路の古典的準確率シミュレーションをどのように促進するかを示す。
論文 参考訳(メタデータ) (2021-03-12T20:58:41Z) - Coherent randomized benchmarking [68.8204255655161]
独立サンプルではなく,異なるランダム配列の重ね合わせを用いることを示す。
これは、ベンチマーク可能なゲートに対して大きなアドバンテージを持つ、均一でシンプルなプロトコルにつながることを示す。
論文 参考訳(メタデータ) (2020-10-26T18:00:34Z) - Application-Motivated, Holistic Benchmarking of a Full Quantum Computing
Stack [0.0]
量子コンピューティングシステムは、彼らが期待する実用的なタスクの点でベンチマークされる必要がある。
ベンチマークのための3つの「アプリケーションモチベーション」回路クラス(深度、浅度、正方形)を提案する。
我々は,これらのクラスからの動作回路における量子コンピューティングシステムの性能を,いくつかの値を用いて定量化する。
論文 参考訳(メタデータ) (2020-06-01T21:21:33Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。