論文の概要: Application-Aware Benchmarking of NISQ Hardware
- arxiv url: http://arxiv.org/abs/2410.01505v1
- Date: Wed, 2 Oct 2024 12:57:18 GMT
- ステータス: 処理完了
- システム内更新日: 2024-11-04 17:24:31.145257
- Title: Application-Aware Benchmarking of NISQ Hardware
- Title(参考訳): NISQハードウェアのアプリケーションアウェアベンチマーク
- Authors: Joseph Harris, Peter K. Schuhmacher,
- Abstract要約: 我々は、Clifford回路のアプリケーションにインスパイアされたファミリーが、特定のアプリケーションを実行するための現在のハードウェアの能力をベンチマークするためにどのように使用できるかを示す。
キックドイシング回路を模擬する具体例を考えると,127量子ビット超伝導デバイスをベンチマークする。
- 参考スコア(独自算出の注目度): 0.0
- License: http://creativecommons.org/licenses/by/4.0/
- Abstract: Recent experiments have hinted towards an upcoming era of quantum utility, in which quantum hardware is able to outperform classical simulation methods for a variety of real-world applications. In this work, we show how application-inspired families of Clifford circuits can be used to benchmark the capabilities of current hardware for running certain applications, providing a prediction as to how measured expectation value fidelities scale with circuit depth. Considering the specific example of simulating kicked-Ising circuits, we benchmark a 127-qubit superconducting device and suggest how our circuits can also be used to benchmark recent classical simulation methods.
- Abstract(参考訳): 最近の実験は、量子ハードウェアが様々な現実世界のアプリケーションにおいて古典的なシミュレーション手法を上回り得る量子ユーティリティの時代を示唆している。
本研究では、Clifford回路のアプリケーションインスパイアされたファミリーを用いて、特定のアプリケーションを実行するための現在のハードウェアの能力をベンチマークし、回路深度で期待値がどうスケールするかを予測する。
キックド・イシング回路をシミュレーションする具体例を考慮すると、127量子ビット超伝導デバイスをベンチマークし、我々の回路が最近の古典的シミュレーション手法のベンチマークにどのように使えるかを提案する。
関連論文リスト
- Empowering Large Scale Quantum Circuit Development: Effective Simulation of Sycamore Circuits [0.0]
この研究は、ランダム回路サンプリング(RCS)回路と同じくらい大きく複雑な回路を、開発者がよく利用できる古典的なシステムに対して、高い忠実さで効果的にシミュレートできることを示した。
この能力により、研究者や開発者は、低エラーレートの量子コンピュータが一般利用可能になる前に大規模な量子回路を構築し、デバッグし、実行することができる。
論文 参考訳(メタデータ) (2024-11-19T00:13:44Z) - Quantum Tunneling: From Theory to Error-Mitigated Quantum Simulation [49.1574468325115]
本研究では,量子トンネルシミュレーションの理論的背景とハードウェア対応回路の実装について述べる。
我々は、ハードウェアのアンダーユース化問題を解決するために、ZNEとREM(エラー軽減技術)と量子チップのマルチプログラミングを使用する。
論文 参考訳(メタデータ) (2024-04-10T14:27:07Z) - Scalable Full-Stack Benchmarks for Quantum Computers [0.0]
我々は,任意の量子計算の集合から効率的なベンチマークを作成する手法を紹介する。
我々のベンチマークは、量子プロセッサの古典的コンパイルアルゴリズムの統合性能を評価する。
論文 参考訳(メタデータ) (2023-12-21T18:31:42Z) - Deep Quantum Circuit Simulations of Low-Energy Nuclear States [51.823503818486394]
深部量子回路の高速数値シミュレーションの進歩について述べる。
21キュービットまでの回路と 115,000,000以上のゲートを効率的にシミュレートできる。
論文 参考訳(メタデータ) (2023-10-26T19:10:58Z) - A Herculean task: Classical simulation of quantum computers [4.12322586444862]
本研究は、量子コンピュータの進化を特定の操作下でエミュレートする最先端の数値シミュレーション手法について概説する。
我々は、代替手法を簡潔に言及しながら、主流のステートベクターとテンソルネットワークのパラダイムに焦点を当てる。
論文 参考訳(メタデータ) (2023-02-17T13:59:53Z) - Tensor Networks or Decision Diagrams? Guidelines for Classical Quantum
Circuit Simulation [65.93830818469833]
テンソルネットワークと決定図は、異なる視点、用語、背景を念頭に、独立して開発されている。
これらの手法が古典的量子回路シミュレーションにどのようにアプローチするかを考察し、最も適用可能な抽象化レベルに関してそれらの相似性を考察する。
量子回路シミュレーションにおいて,テンソルネットワークの使い勝手の向上と決定図の使い勝手の向上に関するガイドラインを提供する。
論文 参考訳(メタデータ) (2023-02-13T19:00:00Z) - Decomposition of Matrix Product States into Shallow Quantum Circuits [62.5210028594015]
テンソルネットワーク(TN)アルゴリズムは、パラメタライズド量子回路(PQC)にマッピングできる
本稿では,現実的な量子回路を用いてTN状態を近似する新しいプロトコルを提案する。
その結果、量子回路の逐次的な成長と最適化を含む1つの特定のプロトコルが、他の全ての手法より優れていることが明らかとなった。
論文 参考訳(メタデータ) (2022-09-01T17:08:41Z) - Application-Oriented Performance Benchmarks for Quantum Computing [0.0]
ベンチマークスイートは、広く使用可能なように設計されている。
我々の手法は、今後5年以内に出現するであろう量子コンピューティングハードウェアの進歩を予想するために構築されている。
論文 参考訳(メタデータ) (2021-10-07T01:45:06Z) - Tensor Network Quantum Virtual Machine for Simulating Quantum Circuits
at Exascale [57.84751206630535]
本稿では,E-scale ACCelerator(XACC)フレームワークにおける量子回路シミュレーションバックエンドとして機能する量子仮想マシン(TNQVM)の近代化版を提案する。
新バージョンは汎用的でスケーラブルなネットワーク処理ライブラリであるExaTNをベースにしており、複数の量子回路シミュレータを提供している。
ポータブルなXACC量子プロセッサとスケーラブルなExaTNバックエンドを組み合わせることで、ラップトップから将来のエクサスケールプラットフォームにスケール可能なエンドツーエンドの仮想開発環境を導入します。
論文 参考訳(メタデータ) (2021-04-21T13:26:42Z) - Error mitigation and quantum-assisted simulation in the error corrected
regime [77.34726150561087]
量子コンピューティングの標準的なアプローチは、古典的にシミュレート可能なフォールトトレラントな演算セットを促進するという考え方に基づいている。
量子回路の古典的準確率シミュレーションをどのように促進するかを示す。
論文 参考訳(メタデータ) (2021-03-12T20:58:41Z) - Application-Motivated, Holistic Benchmarking of a Full Quantum Computing
Stack [0.0]
量子コンピューティングシステムは、彼らが期待する実用的なタスクの点でベンチマークされる必要がある。
ベンチマークのための3つの「アプリケーションモチベーション」回路クラス(深度、浅度、正方形)を提案する。
我々は,これらのクラスからの動作回路における量子コンピューティングシステムの性能を,いくつかの値を用いて定量化する。
論文 参考訳(メタデータ) (2020-06-01T21:21:33Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。