論文の概要: Compilation Techniques for Spin Qubits in a Shuttling Bus Architecture
- arxiv url: http://arxiv.org/abs/2502.06263v1
- Date: Mon, 10 Feb 2025 08:57:52 GMT
- ステータス: 翻訳完了
- システム内更新日: 2025-02-11 14:31:12.454992
- Title: Compilation Techniques for Spin Qubits in a Shuttling Bus Architecture
- Title(参考訳): シャットリングバスアーキテクチャにおけるスピン量子のコンパイル手法
- Authors: Pau Escofet, Andrii Semenov, Niall Murphy, Elena Blokhina, Sergi Abadal, Eduard Alarcón, Carmen G. Almudéver,
- Abstract要約: 量子アルゴリズムのベンチマークを用いて5つのマッピングアルゴリズムを提案し評価する。
Swap Return戦略は最も堅牢なソリューションとして登場し、実行時間とエラーの最小化のバランスが向上した。
- 参考スコア(独自算出の注目度): 1.7212402977075867
- License:
- Abstract: In this work, we explore and propose several quantum circuit mapping strategies to optimize qubit shuttling in scalable quantum computing architectures based on silicon spin qubits. Our goal is to minimize phase errors introduced during shuttling operations while reducing the overall execution time of quantum circuits. We propose and evaluate five mapping algorithms using benchmarks from quantum algorithms. The Swap Return strategy emerged as the most robust solution, offering a superior balance between execution time and error minimization by considering future qubit interactions. Additionally, we assess the importance of initial qubit placement, demonstrating that an informed placement strategy can significantly enhance the performance of dynamic mapping approaches.
- Abstract(参考訳): 本研究では、シリコンスピン量子ビットに基づくスケーラブル量子コンピューティングアーキテクチャにおける量子ビットシャットリングを最適化するための量子回路マッピング戦略について検討し、提案する。
我々のゴールは、量子回路全体の実行時間を短縮しつつ、シャットリング操作中に生じる位相誤差を最小限にすることである。
量子アルゴリズムのベンチマークを用いて5つのマッピングアルゴリズムを提案し評価する。
Swap Return戦略は最も堅牢なソリューションとして登場し、将来のqubitインタラクションを考慮した実行時間とエラー最小化のバランスが向上した。
さらに、初期量子配置の重要性を評価し、情報配置戦略が動的マッピング手法の性能を大幅に向上させることができることを示す。
関連論文リスト
- AI-Powered Algorithm-Centric Quantum Processor Topology Design [10.53761034955718]
本稿では,個々の量子回路のユニークな仕様に動的に適合する量子ビットトポロジーを提案する。
本手法は,回路を固定プロセッサトポロジにマッピングする従来の手法とは大きく異なる。
論文 参考訳(メタデータ) (2024-12-18T12:53:16Z) - Tackling Coherent Noise in Quantum Computing via Cross-Layer Compiler Optimization [1.6436891312063917]
量子コンピューティングハードウェアは、実行された量子プログラムの結果の品質を損なう量子ノイズに影響を受ける。
パラメータのドリフトや誤校正によるコヒーレントエラーは依然として重要な問題である。
本研究は、コヒーレントエラー軽減のための層間アプローチを提案する。
論文 参考訳(メタデータ) (2024-10-12T22:39:06Z) - Near-Term Distributed Quantum Computation using Mean-Field Corrections
and Auxiliary Qubits [77.04894470683776]
本稿では,限られた情報伝達と保守的絡み合い生成を含む短期分散量子コンピューティングを提案する。
我々はこれらの概念に基づいて、変分量子アルゴリズムの断片化事前学習のための近似回路切断手法を作成する。
論文 参考訳(メタデータ) (2023-09-11T18:00:00Z) - Decomposition of Matrix Product States into Shallow Quantum Circuits [62.5210028594015]
テンソルネットワーク(TN)アルゴリズムは、パラメタライズド量子回路(PQC)にマッピングできる
本稿では,現実的な量子回路を用いてTN状態を近似する新しいプロトコルを提案する。
その結果、量子回路の逐次的な成長と最適化を含む1つの特定のプロトコルが、他の全ての手法より優れていることが明らかとなった。
論文 参考訳(メタデータ) (2022-09-01T17:08:41Z) - Bayesian Learning of Parameterised Quantum Circuits [0.0]
我々はベイズ後部の近似として古典的最適化の確率論的視点を取り、再定式化する。
ラプラスを用いた最大後点推定に基づく次元縮小戦略について述べる。
量子H1-2コンピュータの実験では、結果として得られる回路は勾配なしで訓練された回路よりも高速でノイズが少ないことが示されている。
論文 参考訳(メタデータ) (2022-06-15T14:20:14Z) - Surviving The Barren Plateau in Variational Quantum Circuits with
Bayesian Learning Initialization [0.0]
変分量子古典ハイブリッドアルゴリズムは、近い将来に量子コンピュータの実用的な問題を解くための有望な戦略と見なされている。
本稿では,ベイズ空間における有望な領域を特定するために勾配を用いた高速・スローアルゴリズムを提案する。
本研究は, 量子化学, 最適化, 量子シミュレーション問題における変分量子アルゴリズムの応用に近づいたものである。
論文 参考訳(メタデータ) (2022-03-04T17:48:57Z) - Circuit Symmetry Verification Mitigates Quantum-Domain Impairments [69.33243249411113]
本稿では,量子状態の知識を必要とせず,量子回路の可換性を検証する回路指向対称性検証を提案する。
特に、従来の量子領域形式を回路指向安定化器に一般化するフーリエ時間安定化器(STS)手法を提案する。
論文 参考訳(メタデータ) (2021-12-27T21:15:35Z) - Variational Quantum Optimization with Multi-Basis Encodings [62.72309460291971]
マルチバスグラフ複雑性と非線形活性化関数の2つの革新の恩恵を受ける新しい変分量子アルゴリズムを導入する。
その結果,最適化性能が向上し,有効景観が2つ向上し,測定の進歩が減少した。
論文 参考訳(メタデータ) (2021-06-24T20:16:02Z) - Adaptive pruning-based optimization of parameterized quantum circuits [62.997667081978825]
Variisyハイブリッド量子古典アルゴリズムは、ノイズ中間量子デバイスの使用を最大化する強力なツールである。
我々は、変分量子アルゴリズムで使用されるそのようなアンサーゼを「効率的な回路訓練」(PECT)と呼ぶ戦略を提案する。
すべてのアンサッツパラメータを一度に最適化する代わりに、PECTは一連の変分アルゴリズムを起動する。
論文 参考訳(メタデータ) (2020-10-01T18:14:11Z) - Space-efficient binary optimization for variational computing [68.8204255655161]
本研究では,トラベリングセールスマン問題に必要なキュービット数を大幅に削減できることを示す。
また、量子ビット効率と回路深さ効率のモデルを円滑に補間する符号化方式を提案する。
論文 参考訳(メタデータ) (2020-09-15T18:17:27Z)
関連論文リストは本サイト内にある論文のタイトル・アブストラクトから自動的に作成しています。
指定された論文の情報です。
本サイトの運営者は本サイト(すべての情報・翻訳含む)の品質を保証せず、本サイト(すべての情報・翻訳含む)を使用して発生したあらゆる結果について一切の責任を負いません。